法器造句
1、 預(yù)處理器主要有延遲單元、乘法器和窄帶濾波電路構(gòu)成,可以從nrz數(shù)據(jù)中得到時(shí)鐘信號(hào)。
2、 兩個(gè)多位數(shù)乘積的計(jì)算,通??捎贸?em>法器或累加器自動(dòng)實(shí)現(xiàn)。
3、 每來一個(gè)時(shí)鐘脈沖,n位加法器將頻率控制數(shù)據(jù)m與相位寄存器輸出的累加相位數(shù)據(jù)相加,并將結(jié)果送相位寄存器輸入端。
4、 此壓縮器已作為一個(gè)壓縮模塊,用在32位浮點(diǎn)乘法器的軟核設(shè)計(jì)中,得到了很好的結(jié)果。
5、 該乘法器的電容量可經(jīng)電信號(hào)連續(xù)調(diào)節(jié),線性可調(diào)范圍大、具有穩(wěn)定的乘積因子。
6、 圖24給出了一個(gè)簡(jiǎn)單的模擬乘法器電路。
7、 基于多年的教學(xué)經(jīng)驗(yàn)心得,將模擬乘法器的工作原理及應(yīng)用,以通俗、易懂、形象的方式展現(xiàn)出來。
8、 并行加法器是一種數(shù)位電路,其可進(jìn)行數(shù)字的加法計(jì)算。
9、 在fpga乘法器資源相同的條件下,采用最優(yōu)結(jié)構(gòu)設(shè)計(jì)的接收機(jī)內(nèi)部fir濾波器階數(shù)比直接實(shí)現(xiàn)形式高了近4倍。
10、 建立了最新的高性能模擬乘法器ad734模型。
11、 透過量化的方法,乘法器的數(shù)量可以被大幅度減少成只使用加法器。
12、 提出了一種新型四象限cmos模擬乘法器電路,其核心結(jié)構(gòu)為線性化壓控源耦對(duì)。
13、 另外,一般有限脈沖響應(yīng)濾波器的架構(gòu)都會(huì)使用到乘法器,這使得執(zhí)行速度會(huì)變慢。
14、 使用二進(jìn)制表示法,在每個(gè)26位串行加法器動(dòng)產(chǎn)位的杠桿轉(zhuǎn)換成一個(gè)鐘擺在擺動(dòng)的時(shí)鐘可見符號(hào)。
15、 傳統(tǒng)的乘法器的設(shè)計(jì),在最終的乘積項(xiàng)求和時(shí),常采用陣列相加或疊代相加的方法,不適用中小規(guī)模的微處理器的設(shè)計(jì)。
16、 本論文的主要任務(wù)是在并行乘法器的原版圖電路提取之后,對(duì)電路進(jìn)行分塊整理,原理仿真。
17、 文章通過四位乘法器的實(shí)例詳細(xì)介紹了用vhdl語言設(shè)計(jì)數(shù)字系統(tǒng)的流程和方法,并通過仿真實(shí)現(xiàn)預(yù)定目的。
18、 在現(xiàn)代的電腦中,加法器存在于算術(shù)邏輯單元之中。
19、 乘法器是數(shù)字信號(hào)處理和媒體處理中應(yīng)用最多,硬件面積最大的執(zhí)行部件。
20、 系統(tǒng)的介紹了mc1496p的模擬乘法器原理及特性,在實(shí)現(xiàn)混頻方面進(jìn)行了較細(xì)致的研究,并通過實(shí)驗(yàn)提出了有關(guān)工作參數(shù)。
21、 欣聞你名題金榜,不日將奔赴學(xué)堂,各路仙齊來捧場(chǎng),送上那美好希望:福仙君如意輕晃,祝愿你萬事吉祥;壽仙翁輕搖仙杖,祈盼你名揚(yáng)四方;祿仙尊法器輕揚(yáng),預(yù)祝你前程輝煌!
22、 將概率統(tǒng)計(jì)方法引入到受軸向變載荷作用的螺栓聯(lián)接的可靠性設(shè)計(jì)中,并對(duì)汽車衡用液力加法器聯(lián)接螺栓的可靠性計(jì)算進(jìn)行了分析,給出了例證。
23、 若將半帶濾波器作為過渡帶補(bǔ)償設(shè)計(jì)方法中的原型濾波器,則能比最初的頻率響應(yīng)掩蔽方法使用更少的乘法器。
24、 你正在看的是嘎巴拉。它是用高僧的顱骨制成的藏傳佛教法器。
25、 設(shè)計(jì)實(shí)例和理論分析都表明:并行處理技術(shù)將大大地提高疊接單元陣列乘法器的速度上限,而并行處理乘法器的硬件代價(jià)卻與改進(jìn)前相當(dāng)。
26、 因此,我們使用cordic演算法配合最佳化設(shè)計(jì)使系數(shù)離散化,如此就不需要乘法器。
27、 利用偏差分析的結(jié)果,可以得出一個(gè)對(duì)正態(tài)過程和隨機(jī)相位正弦波都是無偏的不用乘法器的相關(guān)器。
28、 佛教密宗傳入大理后,逐漸被當(dāng)?shù)氐陌鬃迦嗣袼?,到南詔大理國(guó)時(shí)達(dá)到極盛時(shí)期,金剛杵是密宗重要的法器之一。
29、 在深入探討調(diào)制波的產(chǎn)生原理基礎(chǔ)上,設(shè)計(jì)了一個(gè)基于乘法器的調(diào)制波發(fā)生電路。
30、 在8塊an221e04芯片中實(shí)現(xiàn)模擬乘法器、求小求和以及除法等單元電路,由各單元電路組合成完整的控制器。
31、 最后通過和其他模加法器在結(jié)構(gòu)以及算法等方面進(jìn)行分析比較,得出結(jié)論,其性能優(yōu)異。
32、 采用指定諧波消除脈寬調(diào)制技術(shù)的檢測(cè)電路不需模擬乘法器,參數(shù)調(diào)整方便。
33、 本文研究了有源功率因數(shù)校正技術(shù)中的臨界導(dǎo)通模式的基本原理,并對(duì)其中的電壓基準(zhǔn)源和模擬乘法器做了詳細(xì)的分析和設(shè)計(jì)。
34、 該方案在加載數(shù)據(jù)的同時(shí)進(jìn)行邊界擴(kuò)展,無須對(duì)運(yùn)算電路進(jìn)行邏輯控制,可以復(fù)用加法器,提高了資源利用率。
35、 在此基礎(chǔ)上,借助于對(duì)比特級(jí)并行乘法器的復(fù)雜度的分析,給出了一個(gè)優(yōu)化最大距離可分碼的算法。
36、 該位串行加法器系統(tǒng)是選擇了一個(gè)由于齒輪數(shù)齒輪系統(tǒng)的正常需要,使時(shí)鐘的計(jì)算。
37、 一種模擬乘法器電路,其具有基于輸入系數(shù)電壓的頻率響應(yīng)調(diào)整。
38、 其余法器還有金輪、弓、箭、繩、鉤、鈴、杵等.
39、 復(fù)合晶體管,復(fù)合晶體管對(duì),電流平方器和cmos模擬乘法器。
40、 利用文中給出的通用干擾圖,不僅可以清晰地了解干擾分布,準(zhǔn)確地找出乘法器輸出的組合干擾,而且可以選擇無干擾中頻。
41、 通過使用該電路,并以四值邏輯加法器的設(shè)計(jì)為例,進(jìn)行了i型和ii型的多值可編程邏輯陣列設(shè)計(jì)。
42、 筆者現(xiàn)已成功地設(shè)計(jì)了1024位循環(huán)式加法器,并應(yīng)用到rsa密碼體系的硬件電路中,得到了較好的效果。
43、 通過采用誤差的2次冪量化,乘法器復(fù)用以及流水線等優(yōu)化技術(shù),大大減少了均衡電路的硬件規(guī)模和功耗。
44、 對(duì)不同編碼方式的乘法器,識(shí)別乘數(shù)和被乘數(shù)的結(jié)合順序。
45、 復(fù)數(shù)加法運(yùn)算復(fù)雜,用硬件實(shí)現(xiàn)復(fù)數(shù)加法,需要使用數(shù)目眾多的加法器,占用大量的面積。
46、 在本文中,我們提出8種不同的全加器電路,分別皆使用4位元鏈波進(jìn)位加法器將其實(shí)現(xiàn)。
47、 本文給出一種新型四象限模擬乘法器的實(shí)現(xiàn)電路。
48、 利用雙平衡模擬乘法器芯片mc1596,設(shè)計(jì)了正交復(fù)用方案的收發(fā)終端,并完成了終端的硬件的具體實(shí)現(xiàn)。
49、 并與功耗、面積約束一起,歸納出超前進(jìn)位加法器的優(yōu)化設(shè)計(jì)規(guī)則。
50、 完成超越函數(shù)實(shí)現(xiàn)的數(shù)據(jù)路徑設(shè)計(jì),主要包括加法器、移位器、常數(shù)rom和旋轉(zhuǎn)控制邏輯,同時(shí)針對(duì)“龍騰”c2微處理器的性能要求對(duì)各個(gè)部件進(jìn)行優(yōu)化設(shè)計(jì)。
相關(guān)造句
執(zhí)法不公造句正法眼藏造句官法如爐造句祖宗家法造句伏法受誅造句以文亂法造句以法為教造句法出多門造句十八般兵器造句墨守成法造句